|
|
|
![]() |
|
Strumenti |
![]() |
#1 |
www.hwupgrade.it
Iscritto dal: Jul 2001
Messaggi: 75173
|
Link alla notizia: http://www.hwupgrade.it/news/memorie...tri_23359.html
Hynix ha annunciato di aver ratificato i chip DDR2 da 54 nanometri realizzati tramite le procedure di Intel Click sul link per visualizzare la notizia. |
![]() |
![]() |
![]() |
#2 |
Senior Member
Iscritto dal: Feb 2004
Città: perugia
Messaggi: 8020
|
eccolo qua. calo prezzi ddr3 imminente (si fa per dire)
![]() |
![]() |
![]() |
![]() |
#3 |
Senior Member
Iscritto dal: Jan 2002
Messaggi: 307
|
Forse c'è un errore, da 60nm a 54nm mi sembra si risparmi il 20%, non il 40%
![]() |
![]() |
![]() |
![]() |
#4 | |
Messaggi: n/a
|
Quote:
![]() Ultima modifica di reffbbdfanod : 23-11-2007 alle 08:52. Motivo: scordata una preposizione |
|
![]() |
![]() |
#5 |
Member
Iscritto dal: Feb 2006
Messaggi: 278
|
La notizia sembra inesatta.
Il nuovo processo è da 50nm e l'efficienza produttiva è del 50% superiore alla precedente da 60nm grazie all'adozione di una nuova tecnologia di "transistor tridimensionali" e “W-DPG (Dual Poly Gate)”. Fonte Hynix: http://www.hynix.com/allnews/eng/preng_readA.jsp?NEWS_DATE=2007-11-21:08:42:21&CurrentPageNo=1&SearchKind=4&SearchWord=&SELECT_DATE= |
![]() |
![]() |
![]() |
#6 | |
Senior Member
Iscritto dal: Jan 2002
Messaggi: 307
|
Quote:
![]() Il trucco sembra stia nel "tridimensionale" che nella news non è riportato. Ultima modifica di Paolo Corsini : 07-12-2008 alle 15:19. |
|
![]() |
![]() |
![]() |
#7 |
Messaggi: n/a
|
|
![]() |
![]() |
#8 |
Senior Member
Iscritto dal: Sep 2006
Città: Padova
Messaggi: 2338
|
Speriamo in breve tempo di avere 2*2Gb di DDR3 veloci.
__________________
-----> 50 TRATTATIVE...TUTTE POSITIVE!!! <----- Corsair Carbide Air 540--Enermax Revolution 1050W--Asus P9X79 Deluxe--i7 4930K--48Gb Mushkin Red--EVGA GTX980 Hydro--X-Fi Titanium Champion Series--Samsung 840Pro RAID--Seagate 3T--Full liquid cooled--Asus MX25AQ |
![]() |
![]() |
![]() |
#9 | |
Bannato
Iscritto dal: Dec 2000
Messaggi: 2097
|
Quote:
da 90 a 45 nanometri hai il dimezzamento della dimensione lineare del gate e conseguentemente il dimezzamento della dimensione lineare del die ovviamente ridurre a metà il lato significa ridurre a un quarto la superficie ergo, se tu prima hai una tecnologia costruttiva a 60 nm e poi passi a 54, ti basta fare il calcolo: 54^2 / 60^2 = 0.81 un die a 54 nanometri è quindi l'81% di un die a 60 nm, ergo circa il 20% in meno il fatto che in realtà sia il 40% in meno è testimonianza, come già detto, che sono state adottate altre tecniche oltre alla solita miniaturizzazione dei gate Ultima modifica di Paolo Corsini : 07-12-2008 alle 15:19. |
|
![]() |
![]() |
![]() |
#10 | |
Senior Member
Iscritto dal: Apr 2006
Messaggi: 33270
|
Quote:
Vuol dire che si riusciranno a produrre moduli da 4GB ddr2 e ddr3 molto economici anche se non credo più veloci.
__________________
HOME PC ® by ilratman: Antec DP301M, i7 12700, 32GB ddr4 corsair pro, Inno3d RTX 3060ti 8gb, ssd samung 980. DELL 2709W. LAVORO: Un portatile del cavolo con 32GB di ram e la Irisxe
|
|
![]() |
![]() |
![]() |
#11 | |
Senior Member
Iscritto dal: Jan 2002
Messaggi: 307
|
Quote:
|
|
![]() |
![]() |
![]() |
#12 |
Messaggi: n/a
|
|
![]() |
![]() |
#13 |
Senior Member
Iscritto dal: Jan 2002
Messaggi: 307
|
Quali sono i dati che hai?
Ultima modifica di Paolo Corsini : 07-12-2008 alle 15:19. |
![]() |
![]() |
![]() |
#14 |
Member
Iscritto dal: Apr 2006
Città: Sassari
Messaggi: 229
|
Forse ho letto frettolosamente, ma non ho capito se si partirà da una certa frequenza oppure se tutte le memorie ddr2 oggi in commercio (Hynix) avranno il processo produttivo a 54 nanometri.
__________________
Ho fatto Affari con: schumyFast,ArTi,enrsil1983,emmepi,Kudram,Andrea_yota,giova22,R0b1,Torpedo,GeneraleMarkus,massimoce,mojito ![]() UTENTE SCONSIGLIATO: DANIELE GENERALI, CON QUALSIASI NICK ABBIA!![/center] Ultima modifica di Paolo Corsini : 07-12-2008 alle 15:19. |
![]() |
![]() |
![]() |
#15 |
Bannato
Iscritto dal: Dec 2000
Messaggi: 2097
|
ok, bestiale
Ultima modifica di Paolo Corsini : 07-12-2008 alle 15:20. |
![]() |
![]() |
![]() |
#16 |
Messaggi: n/a
|
"La superficie del Die è scesa a 126 millimetri quadrati dai precedenti 183 millimetri quadrati"
http://www.hwupgrade.it/articoli/cpu...io-2007_3.html Però non mi ricordo nessun Simone. ![]() ![]() Ultima modifica di Paolo Corsini : 10-01-2009 alle 11:10. |
![]() |
![]() |
#17 |
Senior Member
Iscritto dal: Jan 2002
Messaggi: 307
|
Ok, nel caso che riporti tu non si è riusciti a sfruttare in pieno il passaggio, che potenzialmente darebbe il 50% di riduzione.
Quello che non riuscivo a capire era come aveva fatto Hynix a risparmiare il 40% di area, a fronte di una riduzione potenziale del 20%. |
![]() |
![]() |
![]() |
#18 |
Senior Member
Iscritto dal: Feb 2002
Messaggi: 7052
|
pe quale motivo passare da 60 nm a 54 nm dovrebbe corrispondere ad una variazione del lato del die? Immagino che non ci sia una relazione diretta, la riduzione del gate penso implichi ben di più fare uno "zoom out"....
|
![]() |
![]() |
![]() |
#19 |
Senior Member
Iscritto dal: Sep 2006
Città: Padova
Messaggi: 2338
|
Non credo che gli altri produttori se ne staranno con le mani in mano.
__________________
-----> 50 TRATTATIVE...TUTTE POSITIVE!!! <----- Corsair Carbide Air 540--Enermax Revolution 1050W--Asus P9X79 Deluxe--i7 4930K--48Gb Mushkin Red--EVGA GTX980 Hydro--X-Fi Titanium Champion Series--Samsung 840Pro RAID--Seagate 3T--Full liquid cooled--Asus MX25AQ |
![]() |
![]() |
![]() |
Strumenti | |
|
|
Tutti gli orari sono GMT +1. Ora sono le: 18:49.