Torna indietro   Hardware Upgrade Forum > Hardware Upgrade > News

Polestar 3 Performance, test drive: comodità e potenza possono convivere
Polestar 3 Performance, test drive: comodità e potenza possono convivere
Abbiamo passato diversi giorni alla guida di Polestar 3, usata in tutti i contesti. Come auto di tutti i giorni è comodissima, ma se si libera tutta la potenza è stupefacente
Qualcomm Snapdragon X2 Elite: l'architettura del SoC per i notebook del 2026
Qualcomm Snapdragon X2 Elite: l'architettura del SoC per i notebook del 2026
In occasione del proprio Architecture Deep Dive 2025 Qualcomm ha mostrato in dettaglio l'architettura della propria prossima generazione di SoC destinati ai notebook Windows for ARM di prossima generazione. Snapdragon X2 Elite si candida, con sistemi in commercio nella prima metà del 2026, a portare nuove soluzioni nel mondo dei notebook sottili con grande autonomia
Recensione DJI Mini 5 Pro: il drone C0 ultra-leggero con sensore da 1 pollice
Recensione DJI Mini 5 Pro: il drone C0 ultra-leggero con sensore da 1 pollice
DJI Mini 5 Pro porta nella serie Mini il primo sensore CMOS da 1 pollice, unendo qualità d'immagine professionale alla portabilità estrema tipica di tutti i prodotti della famiglia. È un drone C0, quindi in un peso estremamente contenuto e che non richiede patentino, propone un gimbal rotabile a 225 gradi, rilevamento ostacoli anche notturno e autonomia fino a 36 minuti. Caratteristiche che rendono il nuovo drone un riferimento per creator e appassionati
Tutti gli articoli Tutte le news

Vai al Forum
Rispondi
 
Strumenti
Old 03-09-2024, 06:51   #1
Redazione di Hardware Upg
www.hwupgrade.it
 
Iscritto dal: Jul 2001
Messaggi: 75166
Link alla notizia: https://www.hwupgrade.it/news/cpu/il...es_130304.html

La startup Efficient Computing ha reso noto di essersi affidata a GlobalFoundries per la produzione del suo rivoluzionario chip embedded che promette un'efficienza energetica senza pari. I primi sample saranno pronti nell'estate 2025.


Click sul link per visualizzare la notizia.
Redazione di Hardware Upg è offline   Rispondi citando il messaggio o parte di esso
Old 03-09-2024, 09:43   #2
marco_zanardi
Member
 
Iscritto dal: Nov 2011
Messaggi: 169
.
marco_zanardi è offline   Rispondi citando il messaggio o parte di esso
Old 03-09-2024, 12:37   #3
zbear
Senior Member
 
Iscritto dal: Jun 2004
Messaggi: 1409
Di solito questi annunci ROBOANTI sono seguiti da rapida sparizione di queste società di troppe (non mantenibili) promesse ... e dalla fuga dei cosidetti manager.
zbear è offline   Rispondi citando il messaggio o parte di esso
Old 04-09-2024, 01:07   #4
LMCH
Senior Member
 
Iscritto dal: Jan 2007
Messaggi: 6224
Quote:
Originariamente inviato da zbear Guarda i messaggi
Di solito questi annunci ROBOANTI sono seguiti da rapida sparizione di queste società di troppe (non mantenibili) promesse ... e dalla fuga dei cosidetti manager.
Se ho capito bene, il loro "processore embedded" in realta è un architettura CGRA (Coarse-Grain Reconfigurable Array), in teoria permette di di eseguire algoritmi di ML o altra roba simile con consumi minori rispetto a prodotti già esistenti, ma non è che sia in competizione con microcontroller e cpu low power. E' "low power" in rapporto alla potenza di calcolo teorica che dovrebbe avere rispetto a chip "acceleratori" simili.
LMCH è offline   Rispondi citando il messaggio o parte di esso
Old 04-09-2024, 14:35   #5
emanuele83
Senior Member
 
L'Avatar di emanuele83
 
Iscritto dal: Oct 2002
Città: DE
Messaggi: 3009
il link alla precedente notizia è sbagliato.

gli FPGA si programmano in C da ormai da 20 anni.

diciamo che il nome non é una garanzia, ma solo marketing. vediamo se si ritagliano una fetta di mercato per poi venire acquisiti da intel/amd come ALTERA e XILINX. 5 anni e nessuno se ne ricorderá di questi grandi marchi e FPGA ed MPSOC saranno fermi con lo sviluppo al 2015. Come é successo per maxim, fairchild, atmel, microsemi, dallas e soprattutto national semiconductors. Una chicca: https://www.electronicdesign.com/tec...from-bob-pease
__________________
Since 2008: Intel [email protected], ASUS P5QPRO, 8GB DDR2 800, Radeon HD 7770, Win10 Pro 64bit
Fanculo il potere temporale, voglio il dominio della frequenza! -
flikr
"Tentare è il primo passo verso il fallimento." Homer J. Simpson -
IL MIO BLOG
emanuele83 è offline   Rispondi citando il messaggio o parte di esso
Old 04-09-2024, 16:33   #6
ZeroSievert
Senior Member
 
L'Avatar di ZeroSievert
 
Iscritto dal: Dec 2023
Messaggi: 972
Quote:
Originariamente inviato da emanuele83 Guarda i messaggi
il link alla precedente notizia è sbagliato.

gli FPGA si programmano in C da ormai da 20 anni.

diciamo che il nome non é una garanzia, ma solo marketing. vediamo se si ritagliano una fetta di mercato per poi venire acquisiti da intel/amd come ALTERA e XILINX. 5 anni e nessuno se ne ricorderá di questi grandi marchi e FPGA ed MPSOC saranno fermi con lo sviluppo al 2015. Come é successo per maxim, fairchild, atmel, microsemi, dallas e soprattutto national semiconductors. Una chicca: https://www.electronicdesign.com/tec...from-bob-pease
Ad essere puntigliosi nell'articolo c'é scritto che gli FPGA non sono programmabili via software quando questo e' il loro maggiore punto di forza

Comunque piú che un FPGA ho l'impressione che questo sia un network di processori DSP. La flessibilità di un FPGA ha un prezzo elevato in termini di occupazione su silicio e efficienza..

Inoltre vedendo il codice HLS (su Xilinx) in C di alcuni miei colleghi si devono comunque passare comunque molti hint per avere un'inferenza decente delle risorse sottostanti. Quindi, dalla mia esperienza, rimane un tipo di programmazione molto orientata all'ingegneria elettronica. E non sembra l'obbiettivo dell'azienda in questione.

Magari e' simile a GreenArray?
__________________
Utenti bloccati: Tom & Jerry, zappy, giuliop, maxsin72(doppio account di zappy?)

Ultima modifica di ZeroSievert : 04-09-2024 alle 17:12.
ZeroSievert è offline   Rispondi citando il messaggio o parte di esso
Old 05-09-2024, 09:06   #7
emanuele83
Senior Member
 
L'Avatar di emanuele83
 
Iscritto dal: Oct 2002
Città: DE
Messaggi: 3009
Quote:
Originariamente inviato da ZeroSievert Guarda i messaggi
Ad essere puntigliosi nell'articolo c'é scritto che gli FPGA non sono programmabili via software quando questo e' il loro maggiore punto di forza

Comunque piú che un FPGA ho l'impressione che questo sia un network di processori DSP. La flessibilità di un FPGA ha un prezzo elevato in termini di occupazione su silicio e efficienza..

Inoltre vedendo il codice HLS (su Xilinx) in C di alcuni miei colleghi si devono comunque passare comunque molti hint per avere un'inferenza decente delle risorse sottostanti. Quindi, dalla mia esperienza, rimane un tipo di programmazione molto orientata all'ingegneria elettronica. E non sembra l'obbiettivo dell'azienda in questione.

Magari e' simile a GreenArray?
meh... non so se ci siano applicazioni basate su architetture praticamente super-multicore. A sto punto uno passa agli ACAP xilinx Versal. Il punto è: o offri qualcosa di parallelo, pipelineable (!!!), multicore in package piccolo e a basso consumo, oppure uno passa a versal. Ripeto: non vedo applicazioni fuori da grandi acceleratori esterni su bus PCIe gen5/6 al momento. queste aziende puntano ad essere acquisite dai giganti, non c'é piú spazio per i piccoli nella produzione di chip.

tornando agli FPGA creddo l'articolo si riferisca al fatto che essi vadano progettati via linguaggi di descrizione hardware (HDL) che non è affatto programmazione. lo step successivo è stato avere un compilatore che traducesse un linguaggio macchina di alto livello per natura sequenziale in HDL per poi sintetizzare, mappare , piazzare e routare nel dispositivo finale. che tu abbia una look up table, o un sea of gates, il sintetizzatore trasforma una linea di codice, non in linguaggio macchina ma in una funzione logica.
__________________
Since 2008: Intel [email protected], ASUS P5QPRO, 8GB DDR2 800, Radeon HD 7770, Win10 Pro 64bit
Fanculo il potere temporale, voglio il dominio della frequenza! -
flikr
"Tentare è il primo passo verso il fallimento." Homer J. Simpson -
IL MIO BLOG
emanuele83 è offline   Rispondi citando il messaggio o parte di esso
Old 05-09-2024, 10:14   #8
ZeroSievert
Senior Member
 
L'Avatar di ZeroSievert
 
Iscritto dal: Dec 2023
Messaggi: 972
Quote:
Originariamente inviato da emanuele83 Guarda i messaggi
meh... non so se ci siano applicazioni basate su architetture praticamente super-multicore. A sto punto uno passa agli ACAP xilinx Versal. Il punto è: o offri qualcosa di parallelo, pipelineable (!!!), multicore in package piccolo e a basso consumo, oppure uno passa a versal. Ripeto: non vedo applicazioni fuori da grandi acceleratori esterni su bus PCIe gen5/6 al momento. queste aziende puntano ad essere acquisite dai giganti, non c'é piú spazio per i piccoli nella produzione di chip
Sono d'accordo. Con tutta probabilita' e' una startup che mira a ottenere notorieta' per farsi acquisire poi da un big. L'unica che mi viene in mente sono applicazioni embedded, magari su dispositivi portatili, in cui si deve fare inferenza realtime (intesa nel dominio del ML).

Alla fine per molte di queste Versal e' fin troppo pompato visto che non mi sembra neanche esista un chip di questa serie che costi meno di N migliaia di euro.

Quote:
Originariamente inviato da emanuele83 Guarda i messaggi
tornando agli FPGA creddo l'articolo si riferisca al fatto che essi vadano progettati via linguaggi di descrizione hardware (HDL) che non è affatto programmazione. lo step successivo è stato avere un compilatore che traducesse un linguaggio macchina di alto livello per natura sequenziale in HDL per poi sintetizzare, mappare , piazzare e routare nel dispositivo finale. che tu abbia una look up table, o un sea of gates, il sintetizzatore trasforma una linea di codice, non in linguaggio macchina ma in una funzione logica.
Anche qui sono d'accordo. La "programmazione" di una normale CPU e' differente da quella di un FPGA (e come dici tu, sarebbe forse piu' corretto parlare di progettazione). E' che IMHO e' poco chiaro dire che non si possano programmare FPGA via "software". A lavoro quando si parla di "programmare" un FPGA si intende lo scaricare il bitfile nella memoria dello stesso. Operazione che viene ovviamente fatta tramite software e non e' particolarmente differente rispetto a un normale microcontrollore..
__________________
Utenti bloccati: Tom & Jerry, zappy, giuliop, maxsin72(doppio account di zappy?)

Ultima modifica di ZeroSievert : 05-09-2024 alle 10:26.
ZeroSievert è offline   Rispondi citando il messaggio o parte di esso
Old 05-09-2024, 11:36   #9
emanuele83
Senior Member
 
L'Avatar di emanuele83
 
Iscritto dal: Oct 2002
Città: DE
Messaggi: 3009
Quote:
Originariamente inviato da ZeroSievert Guarda i messaggi
Sono d'accordo. Con tutta probabilita' e' una startup che mira a ottenere notorieta' per farsi acquisire poi da un big. L'unica che mi viene in mente sono applicazioni embedded, magari su dispositivi portatili, in cui si deve fare inferenza realtime (intesa nel dominio del ML).

Alla fine per molte di queste Versal e' fin troppo pompato visto che non mi sembra neanche esista un chip di questa serie che costi meno di N migliaia di euro.



Anche qui sono d'accordo. La "programmazione" di una normale CPU e' differente da quella di un FPGA (e come dici tu, sarebbe forse piu' corretto parlare di progettazione). E' che IMHO e' poco chiaro dire che non si possano programmare FPGA via "software". A lavoro quando si parla di "programmare" un FPGA si intende lo scaricare il bitfile nella memoria dello stesso. Operazione che viene ovviamente fatta tramite software e non e' particolarmente differente rispetto a un normale microcontrollore..
eh ma tu confondi programmare un dispositivo fisico (scaricare il bitstream in memoria che poi verrá usato per attivare le celle di memoria ram che connettono i vari componenti nell'FPGA o che nel caso di un uP contiene il microcodice delle azioni in sequenza per fare elaborare le informazioni al uP) con progettare un programma. il bello dell'HDL è che con il codice prima di elborare le informazioni come un uP devi scrivere linee di codice per creare il'HW che ti permetta di prender un input e trasformarlo in output. in un uP o DSP l'HW è dato e tu programmi la sequenza di mircroistruzioni. la HLS di xilinx usa costrutti di alto livello per fare quelle che faresti in HDL, ma fidati un C per HLS usa istruzioni speciali che altri programmin C non usano. Come gli operatori speciali usati nei DSP per usare funzioni HW che una normale architerttura sequenziale non ha.
__________________
Since 2008: Intel [email protected], ASUS P5QPRO, 8GB DDR2 800, Radeon HD 7770, Win10 Pro 64bit
Fanculo il potere temporale, voglio il dominio della frequenza! -
flikr
"Tentare è il primo passo verso il fallimento." Homer J. Simpson -
IL MIO BLOG
emanuele83 è offline   Rispondi citando il messaggio o parte di esso
Old 05-09-2024, 12:25   #10
ZeroSievert
Senior Member
 
L'Avatar di ZeroSievert
 
Iscritto dal: Dec 2023
Messaggi: 972
Quote:
Originariamente inviato da emanuele83 Guarda i messaggi
eh ma tu confondi programmare un dispositivo fisico (scaricare il bitstream in memoria che poi verrá usato per attivare le celle di memoria ram che connettono i vari componenti nell'FPGA o che nel caso di un uP contiene il microcodice delle azioni in sequenza per fare elaborare le informazioni al uP) con progettare un programma. il bello dell'HDL è che con il codice prima di elborare le informazioni come un uP devi scrivere linee di codice per creare il'HW che ti permetta di prender un input e trasformarlo in output. in un uP o DSP l'HW è dato e tu programmi la sequenza di mircroistruzioni.
Non credo di star confondendo nulla visto che parte del mio lavoro e' progettare componenti in VHDL e test di sistemi di controllo a radiofrequenza basati su FPGA Xilinx. Infatti ho messo di proposito le virgolette intorno a "programmazione". dico solo che per come e' scritto l'articolo (e in quello precedente)

Quote:
Originariamente inviato da Articolo
... All'epoca, l'azienda sosteneva che i suoi processori erano 100 volte più efficienti di una MCU (microcontrollore), 1000 volte meno affamati di energia delle GPU e programmabile via software, a differenza di FPGA ... o ASIC.
non e' chiaro cosa voglia dire. Per me e per tutti gli ingegneri elettronici che ho incontrato "dispositivo programmabile via software" vuol dire che un software permette di scaricare le informazioni di funzionamento sullo stesso (bitstream o altro). Questo e' fattibile e.g. per FPGA e microcontrollori ma, ovviamente, non possibile per gli ASIC dove le funzionalita' sono fissate una volta per tutte in fase di produzione fisica dell'IC.

Quote:
Originariamente inviato da emanuele83 Guarda i messaggi
la HLS di xilinx usa costrutti di alto livello per fare quelle che faresti in HDL, ma fidati un C per HLS usa istruzioni speciali che altri programmin C non usano. Come gli operatori speciali usati nei DSP per usare funzioni HW che una normale architerttura sequenziale non ha.
Mi scuso se non sono stato chiaro, ma mi sembra di aver scritto esattamente questo nei miei precedenti messaggi:

Quote:
Originariamente inviato da ZeroSievert Guarda i messaggi
Inoltre vedendo il codice HLS (su Xilinx) in C di alcuni miei colleghi si devono comunque passare comunque molti hint per avere un'inferenza decente delle risorse sottostanti. Quindi, dalla mia esperienza, rimane un tipo di programmazione molto orientata all'ingegneria elettronica. E non sembra l'obbiettivo dell'azienda in questione.
__________________
Utenti bloccati: Tom & Jerry, zappy, giuliop, maxsin72(doppio account di zappy?)

Ultima modifica di ZeroSievert : 05-09-2024 alle 13:59.
ZeroSievert è offline   Rispondi citando il messaggio o parte di esso
Old 05-09-2024, 22:07   #11
LMCH
Senior Member
 
Iscritto dal: Jan 2007
Messaggi: 6224
Quote:
Originariamente inviato da ZeroSievert Guarda i messaggi
Ad essere puntigliosi nell'articolo c'é scritto che gli FPGA non sono programmabili via software quando questo e' il loro maggiore punto di forza

Comunque piú che un FPGA ho l'impressione che questo sia un network di processori DSP. La flessibilità di un FPGA ha un prezzo elevato in termini di occupazione su silicio e efficienza..

Inoltre vedendo il codice HLS (su Xilinx) in C di alcuni miei colleghi si devono comunque passare comunque molti hint per avere un'inferenza decente delle risorse sottostanti. Quindi, dalla mia esperienza, rimane un tipo di programmazione molto orientata all'ingegneria elettronica. E non sembra l'obbiettivo dell'azienda in questione.

Magari e' simile a GreenArray?
E' un architettura dataflow basata su CGRA, a differenza degli FPGA, i CGRA hanno unità funzionali più complesse che operano su word, hanno registri interni e scambiano word tra di loro.

Sono più veloci da riconfigurare rispetto ad un FPGA (meno "blocchi" da riconfigurare) e non sono altrettanto flessibili, ma sono MOLTO più facili da programmare, specialmente quando si vuole implementare "in hardware" un algoritmo che normalmente verrebbe eseguito da un microprocessore o una GPU.
LMCH è offline   Rispondi citando il messaggio o parte di esso
 Rispondi


Polestar 3 Performance, test drive: comodità e potenza possono convivere Polestar 3 Performance, test drive: comodit&agra...
Qualcomm Snapdragon X2 Elite: l'architettura del SoC per i notebook del 2026 Qualcomm Snapdragon X2 Elite: l'architettura del...
Recensione DJI Mini 5 Pro: il drone C0 ultra-leggero con sensore da 1 pollice Recensione DJI Mini 5 Pro: il drone C0 ultra-leg...
ASUS Expertbook PM3: il notebook robusto per le aziende ASUS Expertbook PM3: il notebook robusto per le ...
Test ride con Gowow Ori: elettrico e off-road vanno incredibilmente d'accordo Test ride con Gowow Ori: elettrico e off-road va...
ESA: rilevati 40 mila asteroidi vicino a...
La batteria salva fabbriche di EQORE ott...
SpaceX Starship: iniziati i test della t...
Datacenter IA nello spazio entro 5 anni,...
Telescopio spaziale James Webb: rilevato...
Ericsson Mobility Report: nel 2025 il 5G...
PLAI DEMO DAY: si chiude il secondo cicl...
Google rilascia Nano Banana Pro: il nuov...
ChatGPT si rinnova ancora: disponibile l...
Ring lancia super sconti di Black Friday...
Black Friday 2025: 450 euro di sconto su...
Tutte le offerte Blink in un unico posto...
OpenAI e Foxconn uniscono le forze per r...
Ricarica delle auto elettriche in 3 minu...
Lucid presenta Gravity Touring, il SUV e...
Chromium
GPU-Z
OCCT
LibreOffice Portable
Opera One Portable
Opera One 106
CCleaner Portable
CCleaner Standard
Cpu-Z
Driver NVIDIA GeForce 546.65 WHQL
SmartFTP
Trillian
Google Chrome Portable
Google Chrome 120
VirtualBox
Tutti gli articoli Tutte le news Tutti i download

Strumenti

Regole
Non Puoi aprire nuove discussioni
Non Puoi rispondere ai messaggi
Non Puoi allegare file
Non Puoi modificare i tuoi messaggi

Il codice vB è On
Le Faccine sono On
Il codice [IMG] è On
Il codice HTML è Off
Vai al Forum


Tutti gli orari sono GMT +1. Ora sono le: 19:09.


Powered by vBulletin® Version 3.6.4
Copyright ©2000 - 2025, Jelsoft Enterprises Ltd.
Served by www3v
1