AMD ha annunciato EPYC 8005 'Sorano': Zen 5 a singolo socket per Telco e vRAN

AMD ha annunciato EPYC 8005 'Sorano': Zen 5 a singolo socket per Telco e vRAN

AMD ha annunciato i processori server EPYC 8005 "Sorano", basati su architettura Zen 5 e progettati per piattaforme single-socket in ambito Telco, edge e vRAN. Dotati di un massimo di 84 core e un TDP fino a 225 Watt, puntano a garantire prestazioni per watt elevate e migliorare throughput ed efficienza nelle reti 5G virtualizzate.

di pubblicata il , alle 10:01 nel canale Processori
EPYCAMD
 

AMD ha ampliato la propria offerta server con la nuova famiglia AMD EPYC 8005, nome in codice "Sorano", progettata per sistemi a singolo socket (1P) con un'attenzione specifica ai carichi Telco, edge computing e vRAN (Virtual Radio Access Network).

La serie si posiziona tra le soluzioni di fascia alta AMD EPYC 9005 e i modelli entry-level AMD EPYC 4005, andando a colmare uno spazio finora presidiato dalla precedente generazione AMD EPYC 8004, nota con il nome in codice "Siena".

Basati su architettura Zen 5, gli EPYC 8005 sono concepiti per ambienti dove contano più l'efficienza energetica e il costo per unità di calcolo che la scalabilità multi-socket tipica dei sistemi di fascia enterprise. L'obiettivo dichiarato è massimizzare le metriche di performance per watt e performance per dollaro, aspetti centrali nelle implementazioni distribuite su larga scala, come siti radio outdoor e nodi edge a spazio e potenza limitati.

Secondo le informazioni diffuse, la gamma arriverà fino a 84 core in configurazione single-socket, con TDP che possono spingersi fino a 225 watt. Si tratta di valori pensati per garantire un'elevata densità computazionale entro budget energetici compatibili con infrastrutture Telco.

Con la progressiva adozione di architetture RAN aperte e virtualizzate, il nodo critico è la sostenibilità economica e operativa su larga scala. In questo contesto, la piattaforma di calcolo diventa un elemento strategico per contenere il TCO (Total Cost of Ownership) lungo migliaia di siti distribuiti.

Per i carichi 5G, AMD ha introdotto negli EPYC 8005 ottimizzazioni mirate alla decodifica LDPC (Low-Density Parity Check), componente chiave della correzione d'errore in Layer 1. Le modifiche interessano la pipeline di esecuzione Zen 5, le unità vettoriali e la gestione della memoria, con l'obiettivo di ridurre la latenza e migliorare l'efficienza della Forward Error Correction (FEC), incrementando il throughput uplink e mantenendo il comportamento deterministico richiesto in ambito RAN.

Un'elaborazione più efficiente del traffico LDPC libera, inoltre, risorse CPU per ulteriori funzioni di Layer 1 e Layer 2, contribuendo a consolidare più workload su un singolo server e a migliorare l'economia complessiva delle implementazioni vRAN.

Al momento dell'annuncio, AMD non ha ancora pubblicato una lista completa di SKU o specifiche dettagliate per ciascun modello della serie 8005. La disponibilità commerciale è prevista nei prossimi mesi, con ulteriori informazioni tecniche e dati prestazionali attesi in prossimità del lancio effettivo.

1 Commenti
Gli autori dei commenti, e non la redazione, sono responsabili dei contenuti da loro inseriti - info
supertigrotto26 Febbraio 2026, 14:01 #1
Dovevano chiamarlo sorana......chea vacca!
I prossimi frisona

Devi effettuare il login per poter commentare
Se non sei ancora registrato, puoi farlo attraverso questo form.
Se sei già registrato e loggato nel sito, puoi inserire il tuo commento.
Si tenga presente quanto letto nel regolamento, nel rispetto del "quieto vivere".

La discussione è consultabile anche qui, sul forum.
 
^