Torna indietro   Hardware Upgrade Forum > Componenti Hardware > Processori

Recensione HUAWEI Mate X7: un foldable ottimo, ma restano i soliti problemi
Recensione HUAWEI Mate X7: un foldable ottimo, ma restano i soliti problemi
Mate X7 rinnova la sfida nel segmento dei pieghevoli premium puntando su un design ancora più sottile e resistente, unito al ritorno dei processori proprietari della serie Kirin. L'assenza dei servizi Google e del 5G pesa ancora sull'esperienza utente, ma il comparto fotografico e la qualità costruttiva cercano di compensare queste mancanze strutturali con soluzioni ingegneristiche di altissimo livello
Nioh 3: souls-like punitivo e Action RPG
Nioh 3: souls-like punitivo e Action RPG
Nioh 3 aggiorna la formula Team NINJA con aree esplorabili più grandi, due stili di combattimento intercambiabili al volo (Samurai e Ninja) e un sistema di progressione pieno di attività, basi nemiche e sfide legate al Crogiolo. La recensione entra nel dettaglio su combattimento, build, progressione e requisiti PC
Test in super anteprima di Navimow i220 LiDAR: il robot tagliaerba per tutti
Test in super anteprima di Navimow i220 LiDAR: il robot tagliaerba per tutti
La facilità di installazione e la completa automazione di tutte le fasi di utilizzo, rendono questo prodotto l'ideale per molti clienti. Ecco com'è andata la nostra prova in anteprima
Tutti gli articoli Tutte le news

Vai al Forum
Discussione Chiusa
 
Strumenti
Old 30-08-2008, 19:38   #12161
Scrambler77
Senior Member
 
L'Avatar di Scrambler77
 
Iscritto dal: Nov 2005
Città: Bari
Messaggi: 3993
Quote:
Originariamente inviato da Mercuri0 Guarda i messaggi
Nin capisco cosa intendi: il clock di qualsiasi rete sincrona serve per sincronizzare i dati nei registri, cioè "leggere" i registri solo dopo che il segnale elettrico che attraversa la parte più lenta della rete abbia raggiunto la destinazione.

La velocità con cui un informazione logica attraversa una rete è data - alla fine - dalla velocità di commutazione dei transistor (ed essa dipende dal carico capacitivo che il transistor deve pilotare).

Se i transistor possono commutare in maniera più veloce, i segnali percorrono la rete in maniera più veloce, e quindi si può alzare la frequenza di clock.

Ovviamente la rete combinatoria non è fatta da un solo transistor... ce n'è "qualcuno" in più eh, è la somma di tutti i ritardi da registro a registro a limitare la frequenza di clock. Aumentando la pipeline, ad esempio, si "spezzetta" ulteriormente la parte combinatoria accorciando i percorsi e consentendo un clock più alto.
Che un die shrink porti ad un incremento delle frequenze di funzionamento a parità di architettura, questo è indubbio, ma soltanto mantenendo inalterato il VID.

Il fatto è che spesso un die-shrink è accompagnato da un abbassamento del VID al fine di limitare i consumi, la dissipazione termica ma soprattutto l'ablazione dei path a causa del fenomeno dell'elettromigrazione.

Un VID più basso porta quindi a compensare le migliori qualità commutative dei transistors, inducendo a mantenere inalterate le frequenze originali.
Scrambler77 è offline  
Old 30-08-2008, 19:42   #12162
Scrambler77
Senior Member
 
L'Avatar di Scrambler77
 
Iscritto dal: Nov 2005
Città: Bari
Messaggi: 3993
Quote:
Originariamente inviato da paolo.oliva2 Guarda i messaggi
Facciamo dei massimali... per assurdo mettiamo 1mm2 che genera 200W TDP, e mettiamo un metro quadrato che genera 100W TDP.

Applichiamo un dissi che smaltisce 100W TDP si 1cm2.

Secondo me, riuscirebbe a smaltire ugualmente i 200W generati da 1mm2, ma i 100W generati da un metro quadrato praticamente non ci farebbe nulla.
http://it.wikipedia.org/wiki/Scambia...cambio_termico

"Senza voler entrare nei dettagli della fisica del trasferimento di calore, si può dire che la potenza P scambiata in uno scambiatore è proporzionale a tre fattori:

la superficie di scambio S;
il coefficiente globale di scambio U;
la differenza di temperatura ΔT:"



Probabilmente, il metro quadrato di cui parli non avrebbe bisogno di dissipatore.

Ultima modifica di Scrambler77 : 30-08-2008 alle 19:44.
Scrambler77 è offline  
Old 30-08-2008, 19:46   #12163
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da Mercuri0 Guarda i messaggi
A parità di architettura e di famiglia logica usata, alla fine il clock dipende dalla velocità delle porte logiche, c'è poco da fare. E la velocità delle porte logiche dipende dalle capacità, dei transistor e delle interconnessioni.

Ci sono sostanzialmente due modi aumentare il clock: aumentare le correnti aumentando la tensione di alimentazione o diminuendo la tensione di soglia dei transistor, o diminuire le capacità dei transistor e delle interconnessioni.

Praticamente tutte queste cose sono legate al processo produttivo: e quindi ragionevolissimo legare le possibilità del clock al processo produttivo, considerando però che oggi abbiamo il problema del TDP che non migliora come le altre grandezze e fa "da muro".


Perché sono differenti architetture In particolare i Core hanno una pipeline a meno stadi, e la pipeline serve proprio per aumentare la frequenza di clock a parità di processo, pagandola in latenza.

Il Pentium4 ci da anche un altro spunto di riflessione: lntel lo aveva progettato proprio per farlo arrivare a 10Ghz o più con i processi successivi. Il progetto è fallito perché il Pentium4 si è scontrato con il muro di TDP che non è migliorato coi processi.

Non a caso l'architettura dei Core è stata mutuata da un design per portatili... un design che aveva come fine l'efficienza energetica!

p.s. Per Nehalem, lntel ha detto che ha usato preferibilmente delle porte logiche più lente (CMOS invece della logica dinamica) ma che consumano di meno: vedremo l'effetto che questo avrà sul clock (e sull'overclock)
La logica dinamica non consente di fermare il clock senza perdere lo stato (la maggior parte delle logiche devono funzionare almeno a 50 MHz). La logica statica invece consente di fermare completamente il clock di una sottounità senza perdere il contenuto dei registri interni. Non pensavo che qualcuno provasse ad usare la logica statica...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!
bjt2 è offline  
Old 30-08-2008, 19:51   #12164
Scrambler77
Senior Member
 
L'Avatar di Scrambler77
 
Iscritto dal: Nov 2005
Città: Bari
Messaggi: 3993
Quote:
Originariamente inviato da bjt2 Guarda i messaggi
La logica dinamica non consente di fermare il clock senza perdere lo stato (la maggior parte delle logiche devono funzionare almeno a 50 MHz). La logica statica invece consente di fermare completamente il clock di una sottounità senza perdere il contenuto dei registri interni. Non pensavo che qualcuno provasse ad usare la logica statica...
Ha ragione lui...:

"Nehalem’s design was actually changed on a fairly fundamental level compared to previous microprocessors. Dynamic domino logic was used extensively in microprocessors like the Pentium 4 and IBM’s Cell processor in order to drive clock speeds up. With Nehalem, Intel has removed all domino logic and moved back to an entirely static CMOS design. "

http://www.anandtech.com/cpuchipsets...px?i=3382&p=12
Scrambler77 è offline  
Old 30-08-2008, 19:53   #12165
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da paolo.oliva2 Guarda i messaggi
Si certo, non ho detto mica il contrario. Ma comunque la potenza è differente. Un conto è 140W da 1mm2, un altro è sempre 140W ma da 10mm2.

Non la so la formula... ma dovrebbe essere tipo calore x superficie...

Una volta nei dissipatori mi sembra di ricordare mettevano una formula, cioé potenza dissipata su x superficie.

Facciamo dei massimali... per assurdo mettiamo 1mm2 che genera 200W TDP, e mettiamo un metro quadrato che genera 100W TDP.

Applichiamo un dissi che smaltisce 100W TDP si 1cm2.

Secondo me, riuscirebbe a smaltire ugualmente i 200W generati da 1mm2, ma i 100W generati da un metro quadrato praticamente non ci farebbe nulla.

Comunque non vedo cosa centri nel discorso... tanto poi ci si dovrà confrontare su superfici e dimensioni di die simili.
Se il Q6600 era a 65nm ed aveva 90W di TDP, ha subito lo stesso passaggio sui 45nm che avrà AMD... quindi se i problemi per Intel non sono nati, e soprattutto i TDP sono diminuiti e di parecchio, a parità di architettura, non vedo differenze di principio per AMD, cioè stessa architettura, stesso passaggio da 65nm a 45nm.

E poi forse non avete guardato la dimensione del die... praticamente il Deneb, per via della cache aumentata, ha la stessa dimensione del die del B3... quindi dov'è la differenza? ed è praticamente equivalente al Nehalem.
La parte che dissipa il maggior calore, ossia la FPU è rimasta invariata come numero di transistor, e quindi a 45nm è più piccola... C'è meno superfice da cui dissipare il suo calore...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!
bjt2 è offline  
Old 30-08-2008, 19:55   #12166
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da Scrambler77 Guarda i messaggi
Ha ragione lui...:

"Nehalem’s design was actually changed on a fairly fundamental level compared to previous microprocessors. Dynamic domino logic was used extensively in microprocessors like the Pentium 4 and IBM’s Cell processor in order to drive clock speeds up. With Nehalem, Intel has removed all domino logic and moved back to an entirely static CMOS design. "

http://www.anandtech.com/cpuchipsets...px?i=3382&p=12
Non sto dicendo che non ha ragione... Sto solo spiegando la differenza tra le due logiche. Mi conforta molto sapere che finalmente qualcuno la sta usando, visto i vantaggi in termini energetici che comporta... E visto anche che consentirebbe di costruire CPU asincrone (senza clock) che vanno alla velocità massima permessa dal silicio e quindi più sono fredde e più sono veloci... Non mi ricordo i motivi per cui si usa la logica dinamica invece di quella statica...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!
bjt2 è offline  
Old 30-08-2008, 20:00   #12167
Scrambler77
Senior Member
 
L'Avatar di Scrambler77
 
Iscritto dal: Nov 2005
Città: Bari
Messaggi: 3993
Quote:
Originariamente inviato da bjt2 Guarda i messaggi
Non sto dicendo che non ha ragione... Sto solo spiegando la differenza tra le due logiche. Mi conforta molto sapere che finalmente qualcuno la sta usando, visto i vantaggi in termini energetici che comporta... E visto anche che consentirebbe di costruire CPU asincrone (senza clock) che vanno alla velocità massima permessa dal silicio e quindi più sono fredde e più sono veloci... Non mi ricordo i motivi per cui si usa la logica dinamica invece di quella statica...
Si chiedo scusa, non volevo dare ragione a l'uno o a l'altro... stavo solo documentando.

Cmq. a quanto ne so io, dal punto di vista progettuale la logica dinamica è molto più semplice di quella statica. ...e fino a ieri il power-management non è mai stato nel cuore dei progettisti.

Cmq in rete c'è questo documento interessante in merito: http://www.csee.umbc.edu/~cpatel2/li...ct14_combo.pdf
Scrambler77 è offline  
Old 30-08-2008, 20:03   #12168
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da Mercuri0 Guarda i messaggi
Nin capisco cosa intendi: il clock di qualsiasi rete sincrona serve per sincronizzare i dati nei registri, cioè "leggere" i registri solo dopo che il segnale elettrico che attraversa la parte più lenta della rete abbia raggiunto la destinazione.

La velocità con cui un informazione logica attraversa una rete è data - alla fine - dalla velocità di commutazione dei transistor (ed essa dipende dal carico capacitivo che il transistor deve pilotare).

Se i transistor possono commutare in maniera più veloce, i segnali percorrono la rete in maniera più veloce, e quindi si può alzare la frequenza di clock.

Ovviamente la rete combinatoria non è fatta da un solo transistor... ce n'è "qualcuno" in più eh, è la somma di tutti i ritardi a limitare la frequenza di clock. Aumentando la pipeline, ad esempio, si "spezzetta" ulteriormente la parte combinatoria accorciando i percorsi e consentendo un clock più alto.
In AMD ogni stadio della pipeline è composto da 24 "livelli". Il ritardo di un singolo stadio di pipeline determina la frequenza massima raggiungibile. Ovviamente il ritardo diminuisce con l'overvolt (perchè una tensione maggiore consente di far passare più corrente nei transistor e quindi di "caricare" più velocemente le capacità parassite) e diminuisce con la minore temperatura (perchè i MOSFET aumentano la conducibilità al diminuire della temperatura e quindi a parità di tensione di pilotaggio, passa più corrente e di nuovo le capacità parassite sono caricate più velocemente). In più temperature minori significano minore leakage (che aumenta esponenzialmente con la temperatura, dovrebbe essere porporzionale a exp(kT), dove k è la costante di Boltzman e T è la temperatura del die in gradi Kelvin) e quindi minore potenza da dissipare... Minore temperatura vuol dire anche minore agitazione termica, quindi elettromigrazione più lenta. Quindi la CPU dura di più. Minore temperatura vuol dire anche minore corrente che passa. E quindi di nuovo elettromigrazione più lenta...

In sostanza: tenete al fresco le vostre CPU...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!
bjt2 è offline  
Old 30-08-2008, 20:09   #12169
Scrambler77
Senior Member
 
L'Avatar di Scrambler77
 
Iscritto dal: Nov 2005
Città: Bari
Messaggi: 3993
Quote:
Originariamente inviato da bjt2 Guarda i messaggi

In sostanza: tenete al fresco le vostre CPU...
Ogni sera la smonto e la metto in freezer... Meglio di così!!
Scrambler77 è offline  
Old 30-08-2008, 20:12   #12170
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da Scrambler77 Guarda i messaggi
Si chiedo scusa, non volevo dare ragione a l'uno o a l'altro... stavo solo documentando.

Cmq. a quanto ne so io, dal punto di vista progettuale la logica dinamica è molto più semplice di quella statica. ...e fino a ieri il power-management non è mai stato nel cuore dei progettisti.

Cmq in rete c'è questo documento interessante in merito: http://www.csee.umbc.edu/~cpatel2/li...ct14_combo.pdf
Grazie, molto interessante... Ricordo di averlo fatto a elettronica II... Dimensionamento ottimale dei N-MOS e P-MOS... Che bellissimo corso... Il prof che ce lo faceva teneva anche il corso di architettura dei sistemi integrati, dove praticamente si progettava una CPU completa... Avrei voluto metterlo nel piano di studi...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!
bjt2 è offline  
Old 30-08-2008, 20:13   #12171
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da Scrambler77 Guarda i messaggi
Ogni sera la smonto e la metto in freezer... Meglio di così!!
Intendevo dire durante il funzionamento...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!
bjt2 è offline  
Old 30-08-2008, 20:31   #12172
capitan_crasy
Senior Member
 
L'Avatar di capitan_crasy
 
Iscritto dal: Nov 2003
Messaggi: 24171
Quote:
Originariamente inviato da bjt2 Guarda i messaggi
Se fossero dei dual nativi, dovrebbe essere un respin dell'architettura e quindi un nuovo stepping. Non possono essere marchiati B3. Dovrebbero essere minimo dei B4. Secondo me stavano accumulando da mesi gli scarti con due core funzionanti e altri due non funzionanti o scadenti come clock e/o consumo e ora li vendono come X2...
è vero, se fosse un dual core nativo lo step sarebbe diverso...
Nei mesi prima dell'uscita ufficiale del K10 AMD parlava chiaramente di una versione dual core; può darsi che sia stata parcheggiata per problemi sui Quad core ma il problema reale e che ormai chi gli ingegneri che hanno partorito quest'idea sono stati eliminati quindi un ipotesi K10 dual core è un opzione remota almeno fino al 45nm...
__________________
AMD Ryzen 9600x|Thermalright Peerless Assassin 120 Mini W|MSI MAG B850M MORTAR WIFI|2x16GB ORICO Raceline Champion 6000MHz CL30|1 M.2 NVMe SK hynix Platinum P41 1TB (OS Win11)|1 M.2 NVMe Lexar EQ790 2TB (Games)|1 M.2 NVMe Silicon Power A60 2TB (Varie)|PowerColor【RX 9060 XT Hellhound Spectral White】16GB|MSI Optix MAG241C [144Hz] + AOC G2260VWQ6 [Freesync Ready]|Enermax Revolution D.F. 650W 80+ gold|Case Antec CX700|Fans By Noctua e Thermalright
capitan_crasy è offline  
Old 30-08-2008, 21:30   #12173
Mercuri0
Senior Member
 
Iscritto dal: Jan 2006
Messaggi: 4414
Quote:
Originariamente inviato da bjt2 Guarda i messaggi
La logica dinamica non consente di fermare il clock senza perdere lo stato (la maggior parte delle logiche devono funzionare almeno a 50 MHz). La logica statica invece consente di fermare completamente il clock di una sottounità senza perdere il contenuto dei registri interni. Non pensavo che qualcuno provasse ad usare la logica statica...
Veramente io mi sono (un pò) meravigliato che usassero quella dinamica, anche se tutto sommato lo davo per scontato.

Quote:
Originariamente inviato da Scrambler77 Guarda i messaggi
Si chiedo scusa, non volevo dare ragione a l'uno o a l'altro... stavo solo documentando.

Cmq. a quanto ne so io, dal punto di vista progettuale la logica dinamica è molto più semplice di quella statica. ...e fino a ieri il power-management non è mai stato nel cuore dei progettisti.
Proprio no, la logica statica è molto più semplice da progettare di quella dinamica sotto un sacco di punti di vista. Comunque più semplice o più difficile, chi progetta CPU di certo le sa usare entrambe

Quote:
Originariamente inviato da bjt2 Guarda i messaggi
Non sto dicendo che non ha ragione... Sto solo spiegando la differenza tra le due logiche. Mi conforta molto sapere che finalmente qualcuno la sta usando, visto i vantaggi in termini energetici che comporta... E visto anche che consentirebbe di costruire CPU asincrone (senza clock) che vanno alla velocità massima permessa dal silicio e quindi più sono fredde e più sono veloci... Non mi ricordo i motivi per cui si usa la logica dinamica invece di quella statica...
Naaaa hai un pò confuso il meccanismo del clock con la logica statica o dinamica.

Come forse ricordi correttamente nella logica statica il clock non arriva alle porte logiche della rete combinatoria, anche se viene comunque usato per la sincronizzazione tra i registri.
Ma i problemi della realizzazione dei circuiti asincroni rimangono tutti (sono a livello di rete, non di logica) ed è praticamente impensabile poter progettare una CPU senza clock di sincronizzazione.

Nella logica dinamica, il clock pilota anche la fase di precarica delle porte logiche. E' vero che funziona con un clock minimo, e chiaramente senza clock non puoi realizzare logica dinamica. Però nulla toglie che puoi realizzare dei registri in logica statica e fermare la rete combinatoria che c'è in mezzo, realizzata mediante logica dinamica, togliendo il clock: l'informazione rimarrà memorizzata nei registri.

La logica dinamica richiede meno transistor di quella CMOS (n+2 contro 2n della CMOS per porta logica -visto che vi piacciono le formule :P ), ed è quindi più veloce ed occupa meno spazio. lntel ha scelto di aumentare l'utilizzo della statica per un discorso di consumi: la logica dinamica ha il 50% di consumare anche quando non commuta, mentre la CMOS consuma solo quando commuta (leakage a parte).

Quote:
Originariamente inviato da bjt2 Guarda i messaggi
In AMD ogni stadio della pipeline è composto da 24 "livelli"...
ehm... esattamente cosa c'entrava con quello che stavamo dicendo ^^'' ?
Mercuri0 è offline  
Old 30-08-2008, 21:43   #12174
astroimager
Senior Member
 
L'Avatar di astroimager
 
Iscritto dal: Apr 2005
Città: MC
Messaggi: 7649
Quote:
Originariamente inviato da capitan_crasy Guarda i messaggi
è vero, se fosse un dual core nativo lo step sarebbe diverso...
Nei mesi prima dell'uscita ufficiale del K10 AMD parlava chiaramente di una versione dual core; può darsi che sia stata parcheggiata per problemi sui Quad core ma il problema reale e che ormai chi gli ingegneri che hanno partorito quest'idea sono stati eliminati quindi un ipotesi K10 dual core è un opzione remota almeno fino al 45nm...
Lo sai per certo?

Comunque dalla preview dei GE emerge una diffenza consistente con i classici Athlon x2: a questo punto sono curioso di vedere di cosa sono capaci in OC, specie il 6500 BE.
astroimager è offline  
Old 30-08-2008, 22:00   #12175
paolo.oliva2
Senior Member
 
L'Avatar di paolo.oliva2
 
Iscritto dal: Jan 2002
Città: Urbino (PU)
Messaggi: 32032
La mia cultura non arriva a comprendere la logica statica e quella dinamica... Diciamo più esplicemente che non sapevo nemmeno che esistessero una dinamica ed una statica... a parte le keprom ieprom eprom e via dicendo ma quella era più sulla memoria.
paolo.oliva2 è offline  
Old 30-08-2008, 22:06   #12176
capitan_crasy
Senior Member
 
L'Avatar di capitan_crasy
 
Iscritto dal: Nov 2003
Messaggi: 24171
Quote:
Originariamente inviato da astroimager Guarda i messaggi
Lo sai per certo?
Alcuni secondo AMD sono in vacanza da un anno per poi scomparire nel nulla...
Scherzi a parte AMD dopo il casino dei BUG, ha letteralmente dilaniato il team del progetto K10...
__________________
AMD Ryzen 9600x|Thermalright Peerless Assassin 120 Mini W|MSI MAG B850M MORTAR WIFI|2x16GB ORICO Raceline Champion 6000MHz CL30|1 M.2 NVMe SK hynix Platinum P41 1TB (OS Win11)|1 M.2 NVMe Lexar EQ790 2TB (Games)|1 M.2 NVMe Silicon Power A60 2TB (Varie)|PowerColor【RX 9060 XT Hellhound Spectral White】16GB|MSI Optix MAG241C [144Hz] + AOC G2260VWQ6 [Freesync Ready]|Enermax Revolution D.F. 650W 80+ gold|Case Antec CX700|Fans By Noctua e Thermalright
capitan_crasy è offline  
Old 30-08-2008, 22:06   #12177
paolo.oliva2
Senior Member
 
L'Avatar di paolo.oliva2
 
Iscritto dal: Jan 2002
Città: Urbino (PU)
Messaggi: 32032
Quote:
Originariamente inviato da MonsterMash Guarda i messaggi
So che stride con tutti i discorsi che ho fatto ultimamente, però cacchio quanto mi piacerebbe se fosse vera la notizia del phenom fx82 da 4.4ghz...
mmm. Difficile...
Avevo una speranza quando non hanno dichiarato i TDP... ma se è vera l'indiscrezione che il TDP è a 125W con il clock che sarebbe a 2,8-3GHz, i 4GHz e 4,4 sono troppo distanti...
Ma è un gran casino. Di sicuro la potenza sarà maggiore, dei Deneb rispetto ai B3, vuoi per l'IPC e vuoi per il Clock più alto, ma finché non lo lanciano ho paura che gireranno solo indiscrezioni.
E noi ad arrovellarci le meningi.
La sola notizia buona, è che lanceranno anche l'FX, e non l'hanno fatto con i B3, che reputo per i bug, il Deneb da quel punto di vista dovrebbe esserne esente, o perlomeno non in maniera esagerata.
Piuttosto... non vorrei che si siano accorti di un bug ed abbiano rinviato per quello, magari con i magazzini già pieni.... sarebbe il colmo.

Ultima modifica di paolo.oliva2 : 30-08-2008 alle 22:09.
paolo.oliva2 è offline  
Old 30-08-2008, 22:26   #12178
MonsterMash
Senior Member
 
Iscritto dal: Sep 2005
Messaggi: 4337
Mercuri0, bjt2 e Scrambler77, mi sa che voi ne sapete più di me, io elettronica 2 devo farla nei prossimi mesi, e non ho messo nel piano di studi "elettronica dei sistemi digitali", che avrebbe potuto essermi utile per comprendere appieno questi argomenti.

Io avevo letto da qualche parte (anche se non riesco proprio a ritrovare l'articolo), che a limitare l'aumento della frequenza delle cpu da 2-3 anni a questa parte non era stata la non sufficiente velocità di commutazione dei transistors, ma problemi inizialmente legati allo smaltimento del calore, ed in seguito legati alla sincronizzazione dei segnali interni alla cpu (soprattutto per cpu multicore). Ed era su quello che mi basavo, anche considerato che sapevo che la frequenza massima di commutazione di un transistor da circuito integrato è solitamente molto più alta dei 3ghz di clock a cui sono ferme le cpu ormai da almeno un paio di anni.

Ma quando sbaglio sbaglio, e voi mi avete convinto .

Ciao
__________________
I7 3930K: @ 4400 @ 1.32V, su ASUS P9X79 Deluxe - RAM: 16GB Geil 4x4GB @ 2133Mhz - Video: ATI HD6970 @ 1000 / 6000 - HD: SSD OCZ Vertex2 120gb + RAID0: 2XHitachi Deskstar T7K250 250gb SATA2 - P.S.U. Corsair TX850M - Monitor Iiyama B2712HDS LCD 27'' - Cooled by: Ybris Eclipse + Ybris ACS-G + SILENTstar HD-Quad Rev2.0 + WaterStation HomeMade: Doppio Rad triventola + Pompa Sanso PDH054
MonsterMash è offline  
Old 30-08-2008, 22:45   #12179
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da Mercuri0 Guarda i messaggi
Veramente io mi sono (un pò) meravigliato che usassero quella dinamica, anche se tutto sommato lo davo per scontato.
Beh, in tutti i manuali delle CPU che ho letto, c'è sempre un clock minimo, e dalle varie prove di underclock e undervolt che ho fatto, sotto un certo clock mi si blocca sempre tutto, quindi davo per scontato che ci fosse logica dinamica sotto...
Quote:
Proprio no, la logica statica è molto più semplice da progettare di quella dinamica sotto un sacco di punti di vista. Comunque più semplice o più difficile, chi progetta CPU di certo le sa usare entrambe
La logica statica da meno problemi. Ma non direi che è più semplice: devi progettare il ramo P e N che sono funzioni complementari e la larghezza del canale dei transistor P e N deve essere tale che il caso peggiore sia uguale come Ron sia nel lato N che P, altrimenti sprechi silicio... Va bene che fa tutto il CAD, ma comunque la logica statica sono più transistors, più collegamenti, maggiore probabilità di difetti...
Quote:
Naaaa hai un pò confuso il meccanismo del clock con la logica statica o dinamica.
Mi sono spiegato male: intendevo dire che con la logica dinamica è impossibile costruire CPU asincrone, mentre con quella statica teoricamente si...
Quote:
Come forse ricordi correttamente nella logica statica il clock non arriva alle porte logiche della rete combinatoria, anche se viene comunque usato per la sincronizzazione tra i registri.
Ma i problemi della realizzazione dei circuiti asincroni rimangono tutti (sono a livello di rete, non di logica) ed è praticamente impensabile poter progettare una CPU senza clock di sincronizzazione.
... Sono daccordo che è difficile, ma se qualcuno facesse ricerca e mettesse a punto un software di CAD... Forse si potrebbe progettare qualche CPU asincrona... E poi il nostro cervello è così... Una rete parallela e asincrona di elementi elaborativi elementari... Per simulare veramente un cervello bisognerà per forza costruire una CPU asincrona...
Quote:
Nella logica dinamica, il clock pilota anche la fase di precarica delle porte logiche. E' vero che funziona con un clock minimo, e chiaramente senza clock non puoi realizzare logica dinamica. Però nulla toglie che puoi realizzare dei registri in logica statica e fermare la rete combinatoria che c'è in mezzo, realizzata mediante logica dinamica, togliendo il clock: l'informazione rimarrà memorizzata nei registri.
Si... Hai ragione...
Quote:
La logica dinamica richiede meno transistor di quella CMOS (n+2 contro 2n della CMOS per porta logica -visto che vi piacciono le formule :P ), ed è quindi più veloce ed occupa meno spazio. lntel ha scelto di aumentare l'utilizzo della statica per un discorso di consumi: la logica dinamica ha il 50% di consumare anche quando non commuta, mentre la CMOS consuma solo quando commuta (leakage a parte).
Ma come ben sai il limite attualmente non è la velocità di commutazione, ma la potenza da dissipare... La logica statica aiuta in questo senso...
Quote:
ehm... esattamente cosa c'entrava con quello che stavamo dicendo ^^'' ?
Scusa... L'intero discorso si riferiva solo all'ultima frase... Forse avrei dovuto cancellare il resto nel quote...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!

Ultima modifica di bjt2 : 30-08-2008 alle 22:52.
bjt2 è offline  
Old 30-08-2008, 22:51   #12180
bjt2
Senior Member
 
L'Avatar di bjt2
 
Iscritto dal: Apr 2005
Città: Napoli
Messaggi: 6817
Quote:
Originariamente inviato da MonsterMash Guarda i messaggi
Mercuri0, bjt2 e Scrambler77, mi sa che voi ne sapete più di me, io elettronica 2 devo farla nei prossimi mesi, e non ho messo nel piano di studi "elettronica dei sistemi digitali", che avrebbe potuto essermi utile per comprendere appieno questi argomenti.

Io avevo letto da qualche parte (anche se non riesco proprio a ritrovare l'articolo), che a limitare l'aumento della frequenza delle cpu da 2-3 anni a questa parte non era stata la non sufficiente velocità di commutazione dei transistors, ma problemi inizialmente legati allo smaltimento del calore, ed in seguito legati alla sincronizzazione dei segnali interni alla cpu (soprattutto per cpu multicore). Ed era su quello che mi basavo, anche considerato che sapevo che la frequenza massima di commutazione di un transistor da circuito integrato è solitamente molto più alta dei 3ghz di clock a cui sono ferme le cpu ormai da almeno un paio di anni.

Ma quando sbaglio sbaglio, e voi mi avete convinto .

Ciao
In effetti un singolo transistor commuta velocemente e come ho detto prima uno stadio della pipeline di una CPU AMD è 24 livelli, quindi il tempo di propagazione è almeno 24 volte quello di commutazione di un singolo transistor... Nonostante questo, da molto tempo a questa parte il fattore limitante è il calore da dissipare... Ciò non toglie che, sapendo questo, i progettisti di CPU possono "inspessire" uno stadio di pipeline, e quindi farne di meno, se il fattore limitante è comunque il calore. Mi spiego: poichè una CPU non può salire troppo per colpa del calore, allora se esce un processo produttivo che consente transistor più veloci, ma non una riduzione consistente del calore dissipato, può essere vantaggioso inspessire lo stadio della pipeline, per poterne fare di meno. Anche se un singolo stadio è più lento, comunque il fattore limitante sarebbe il calore e non la lentezza del singolo stadio della pipeline... Per questo passando da un processo all'altro ci vuole tutto questo tempo: non è solo un die shrink... I progettisti devono verificare di nuovo il bilanciamento ritardo/consumo di ogni circuito per vedere che tutto funzioni ancora bene...
__________________
0 A.D. React OS
La vita è troppo bella per rovinarsela per i piccoli problemi quotidiani...
IL MIO PROFILO SOUNDCLOUD! IL MIO CANALE YOUTUBE! IL MIO PLUGIN VST PROGRAMMABILE!
bjt2 è offline  
 Discussione Chiusa


Recensione HUAWEI Mate X7: un foldable ottimo, ma restano i soliti problemi Recensione HUAWEI Mate X7: un foldable ottimo, m...
Nioh 3: souls-like punitivo e Action RPG Nioh 3: souls-like punitivo e Action RPG
Test in super anteprima di Navimow i220 LiDAR: il robot tagliaerba per tutti Test in super anteprima di Navimow i220 LiDAR: i...
Dark Perk Ergo e Sym provati tra wireless, software via browser e peso ridotto Dark Perk Ergo e Sym provati tra wireless, softw...
DJI RS 5: stabilizzazione e tracking intelligente per ogni videomaker DJI RS 5: stabilizzazione e tracking intelligent...
La crisi delle memorie non coinvolger&ag...
Windows domina su Steam, ma molti utenti...
Per non incorrere in nuovi aumenti delle...
Cubi Z AI 8M visto da vicino, un mini-PC...
Datacenter nello Spazio, affascinante ma...
Social e minori, Butti apre al dibattito...
Tutte le offerte Amazon del weekend, sol...
Amazon spinge sull'usato garantito: 10% ...
TikTok rischia una maxi-multa in Europa:...
Bose su Amazon: QuietComfort SC over ear...
Scope elettriche super accessoriate in o...
Umidità e muffa addio: questo deu...
DREAME Aqua10 Ultra Roller a 999€ &egrav...
500.000 kit gratis consegnati: Noctua fa...
Il MIT sperimenta il calcolo termico: op...
Chromium
GPU-Z
OCCT
LibreOffice Portable
Opera One Portable
Opera One 106
CCleaner Portable
CCleaner Standard
Cpu-Z
Driver NVIDIA GeForce 546.65 WHQL
SmartFTP
Trillian
Google Chrome Portable
Google Chrome 120
VirtualBox
Tutti gli articoli Tutte le news Tutti i download

Strumenti

Regole
Non Puoi aprire nuove discussioni
Non Puoi rispondere ai messaggi
Non Puoi allegare file
Non Puoi modificare i tuoi messaggi

Il codice vB è On
Le Faccine sono On
Il codice [IMG] è On
Il codice HTML è Off
Vai al Forum


Tutti gli orari sono GMT +1. Ora sono le: 17:10.


Powered by vBulletin® Version 3.6.4
Copyright ©2000 - 2026, Jelsoft Enterprises Ltd.
Served by www3v