|
|
|
![]() |
|
Strumenti |
![]() |
#1 |
www.hwupgrade.it
Iscritto dal: Jul 2001
Messaggi: 75173
|
Link alla notizia: http://www.hwupgrade.it/news/memorie/18274.html
Fujitsu annuncia lo sviluppo di un nuovo materiale per la realizzazione di memorie ferroelettriche non volatili e caratterizzate da contenuto consumo energetico Click sul link per visualizzare la notizia. |
![]() |
![]() |
![]() |
#2 | |
Senior Member
Iscritto dal: Mar 2002
Città: Treviso
Messaggi: 911
|
Quote:
![]() |
|
![]() |
![]() |
![]() |
#3 |
Senior Member
Iscritto dal: Aug 2003
Messaggi: 733
|
il refresh invece serve proprio per mantenere lo stato... senza non si potrebbe sapere cosa succede... l'informazione potrebbe anche restare intatta (e quindi avresti ragione te) ma potrebbe anche mutare generando errori
|
![]() |
![]() |
![]() |
#4 |
Senior Member
Iscritto dal: Nov 2002
Messaggi: 3048
|
octane
le sram hanno bisogno del refresh cmq!!!
|
![]() |
![]() |
![]() |
#5 |
Senior Member
Iscritto dal: Oct 2004
Città: Rovereto (TN)
Messaggi: 1423
|
Mi sembra abbia ragione Octane
Le sram non necessitano di refresh, sono le dram che necessitano di refresh. Edit: Tutto a causa dei componenti con cui sono costruite. Il refresh serve alle memorie costruite con condensatori (DRAM), i quali nel tempo rischiano di alterare la loro carica e quindi il dato. Il refresh è un ciclo di lettura che serve per mantenere "stabile" il valore della determinata cella. Le SRAM sono costruite in modo diverso (tipicamente un circuito con due porte not e due interruttori, semplificando) e quindi non necessitano di refresh. Wikipedia: Sram Wikipedia: Dram In ogni caso perdono le informazioni senza alimentazione. Quelle che mantengono i dati anche senza alimentazione sono ROM.
__________________
..-.:[ My way is Wii: 5880 1342 4336 4625]:.-.:[Battalion Wars II]:..
..-.:[ Xbox360 ]:.-.:[ RROD ]:.-.. ..-.:[ Le mie trattative (14):Qui ]:.-.. Ultima modifica di DaK_TaLeS : 04-08-2006 alle 12:08. |
![]() |
![]() |
![]() |
#6 |
Senior Member
Iscritto dal: Mar 2005
Città: Mareno di Piave (TV)
Messaggi: 6102
|
Le SRAM non necessitano reflesh;perdono l'informazione solo quando viene tolta l'alimentazione.Le DRAM ne hanno invece bisogno in quanto la loro capacità di memorizzazione si basa sull'immagazzinamento di carica in una capacità di storage;tale carica tende però a "scappare" a seguito delle correnti parassite:da qui la necessità del reflesh per non perdere il dato.
Ciao.. ..Andrea Ultima modifica di Spitfire84 : 04-08-2006 alle 12:20. |
![]() |
![]() |
![]() |
#7 |
Senior Member
Iscritto dal: Jul 2005
Messaggi: 1395
|
Molto interessanti tutte queste alternative alle normali RAM. Però, fra nanotubi di carbonio, bismuto-ferrite e compagnìa bella, chi avrà la meglio? Qui non si parla solo di fattibilità del progetto, di performance delle RAM, ma anche di costo d'acquisto e di smaltibilità dei materiali usati (proprio adesso che la questione ROhS Compliant è diventata più delicata e restrittiva).
Sicuramente la presenza di più progetti paralleli gioverà all'utenza di massa. L'idea di avvii Instant-On mi stuzzica davvero ![]() |
![]() |
![]() |
![]() |
#8 |
Member
Iscritto dal: Jun 2002
Messaggi: 171
|
difatti c'è un'errore...sarebbero delle memorie di m***** se unissero le velocità delle DRAM e le capacità delle SRAM.
probabilmente c'è un'errore. le sigle vanno invertite. |
![]() |
![]() |
![]() |
#9 |
Senior Member
Iscritto dal: Mar 2002
Città: Treviso
Messaggi: 911
|
Le SRAM nel loro design tipico utilizzano 6 transistors per bit, mentre le DRAM 1. Un transistor anche per le EEPROM (memorie flash) anche se costruito diversamente.
Queste FeRAM promettono la "botte piena e la moglie ubriaca" in quanto avrebbero dichiarano la velocita' delle SRAM, la densita' delle DRAM e la capacita' di mantenere lo stato in assenza di alimentazione delle EEPROM. Speriamo che non attendano troppo a proporre questa tecnologia! ![]() |
![]() |
![]() |
![]() |
#10 |
Senior Member
Iscritto dal: Apr 2003
Messaggi: 687
|
OLD
|
![]() |
![]() |
![]() |
#11 |
Senior Member
Iscritto dal: Mar 2002
Città: Treviso
Messaggi: 911
|
Il principio di base delle memorie a nuclei di ferrite e' decisamente non nuovo; erano decisamente molto grandi costruite con componenti discreti (fili, bobine e toroidi) e il consumo di corrente si misurava in KW.
La novita' di queste FeRAM e' che sono costruite con un processo litografico. La cosa invece che mi suona strana e' invece che abbiano cominciato a produrle nel 1999 e noi ne sentiamo parlare solo ora ![]() |
![]() |
![]() |
![]() |
#12 | |
Senior Member
Iscritto dal: Feb 2006
Città: Modena
Messaggi: 1189
|
???
Quote:
dopo aver letto il contenuto della memoria occorre riscriverlo per non perderlo... Esempio: Io leggo una area di memoria e mi cade la corrente prima di riscriverlo, quindi perdo i dati o li danneggio in modo irreparabile. non mi sembra molto comodo... Conferme ? Spiegazioni ? |
|
![]() |
![]() |
![]() |
#13 | |
Senior Member
Iscritto dal: Mar 2002
Città: Treviso
Messaggi: 911
|
Quote:
Il problema della caduta dell'alimentazione si puo' probabilmente ovviare integrando nella circuiteria di controllo dei condensatori (ovviamente di capacita' superiore all'intera riga in lettura in quel momento) che riuscirebbero a ripristinarne la carica anche in assenza di alimentazione e andrebbero a ripristinare lo stato dell'elemento di memorizzazione. |
|
![]() |
![]() |
![]() |
#14 | |
Senior Member
Iscritto dal: Mar 2002
Città: Treviso
Messaggi: 911
|
Quote:
|
|
![]() |
![]() |
![]() |
#15 |
Junior Member
Iscritto dal: Aug 2006
Messaggi: 2
|
...mmm io credo di no.. l'articolo dice che unisce le caratteristiche delle SRAM alle DRAM, tutte e due volatili... non parla EEPROM..
|
![]() |
![]() |
![]() |
#16 | ||
Senior Member
Iscritto dal: Mar 2002
Città: Treviso
Messaggi: 911
|
Quote:
Quote:
|
||
![]() |
![]() |
![]() |
Strumenti | |
|
|
Tutti gli orari sono GMT +1. Ora sono le: 06:40.