Torna indietro   Hardware Upgrade Forum > Software > Programmazione

NZXT H9 Flow RGB+, Kraken Elite 420 e F140X: abbiamo provato il tris d'assi di NZXT
NZXT H9 Flow RGB+, Kraken Elite 420 e F140X: abbiamo provato il tris d'assi di NZXT
Nelle ultime settimane abbiamo provato tre delle proposte top di gamma di NZXT nelle categorie case, dissipatori e ventole. Rispettivamente, parliamo dell'H9 Flow RGB+, Kraken Elite 420 e F140X. Si tratta, chiaramente, di prodotti di fascia alta che si rivolgono agli utenti DIY che desiderano il massimo per la propria build. Tuttavia, mentre i primi due dispositivi mantengono questa direzione, le ventole purtroppo hanno mostrato qualche tallone d'Achille di troppo
ASUS ROG Swift OLED PG34WCDN recensione: il primo QD-OLED RGB da 360 Hz
ASUS ROG Swift OLED PG34WCDN recensione: il primo QD-OLED RGB da 360 Hz
ASUS ROG Swift OLED PG34WCDN è il primo monitor gaming con pannello QD-OLED Gen 5 a layout RGB Stripe Pixel e 360 Hz su 34 pollici: lo abbiamo misurato con sonde colorimetriche e NVIDIA LDAT. Ecco tutti i dati
Recensione Nothing Phone (4a) Pro: finalmente in alluminio, ma dal design sempre unico
Recensione Nothing Phone (4a) Pro: finalmente in alluminio, ma dal design sempre unico
Nothing Phone (4a) Pro cambia pelle: l'alluminio unibody sostituisce la trasparenza integrale, portando una solidità inedita. Sotto il cofano troviamo uno Snapdragon 7 Gen 4 che spinge forte, mentre il display è quasi da top dig amma. Con un teleobiettivo 3.5x e la Glyph Matrix evoluta, è la prova di maturità di Carl Pei. C'è qualche compromesso, ma a 499EUR la sostanza hardware e la sua unicità lo rendono un buon "flagship killer" in salsa 2026
Tutti gli articoli Tutte le news

Vai al Forum
Rispondi
 
Strumenti
Old 12-02-2009, 15:44   #1
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
[vhdl] senza utilizzo di librerie

ciao a tutti, vorrei sapere come si compila un semplice circuito in vhdl senza l'utilizzo di alcuna libreria.
es: (A'+B)(B'+C')(A+C+D')

grazie.

Ultima modifica di Spider550 : 12-02-2009 alle 15:55.
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 16:44   #2
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
puoi spiegarti meglio?
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 16:48   #3
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
puoi spiegarti meglio?
dovrei descrivere il circuito in behavioral e in structural senza poter usare alcuna libreria.
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 17:07   #4
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
dovrei descrivere il circuito in behavioral e in structural senza poter usare alcuna libreria.
quando parli di libreria intendi un package? oppure intendi la libreria che viene creata in fase di compilazione (ad esempio dal VHDL simili)?
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 17:15   #5
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
quando parli di libreria intendi un package? oppure intendi la libreria che viene creata in fase di compilazione (ad esempio dal VHDL simili)?
penso che si possa utilizzare solo la libreria ieee. In teroria senza libreria dovrei fare l'entity di ogni operatore (and or e not in questo caso) e del circuito in generale...però non so come descriverlo.
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 17:20   #6
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
penso che si possa utilizzare solo la libreria ieee. In teroria senza libreria dovrei fare l'entity di ogni operatore (and or e not in questo caso) e del circuito in generale...però non so come descriverlo.
nel caso behavioural non ti dovrebbe servire includere le porte logiche AND e OR definite nella libreria IEEE dato che puoi direttamente usare gli operatori del vhdl and e or validi tra bit, boolean e bit_vector
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 17:28   #7
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
nel caso behavioural non ti dovrebbe servire includere le porte logiche AND e OR definite nella libreria IEEE dato che puoi direttamente usare gli operatori del vhdl and e or validi tra bit, boolean e bit_vector
per quanto riguarda l'entity e lo structural cosa dovrei fare?
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 17:35   #8
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
per quanto riguarda l'entity e lo structural cosa dovrei fare?
nel caso behavioural basta l'entity del circuito...

nel caso structural devi definire dei componenti che implementino ciascuno le operazioni base che devi effettuare tra i segnali del circuito (in questo caso and e or): quindi semplicemente devi definire una and e una or e poi nell'architettura del circuito complessivo effettuare il portmap dei segnali sui vari component che utilizzi
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 17:52   #9
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
nel caso behavioural basta l'entity del circuito...

nel caso structural devi definire dei componenti che implementino ciascuno le operazioni base che devi effettuare tra i segnali del circuito (in questo caso and e or): quindi semplicemente devi definire una and e una or e poi nell'architettura del circuito complessivo effettuare il portmap dei segnali sui vari component che utilizzi
library ieee;
use ieee.std_logic_1164.all;

entity circ is
port (a,b,c,d : in std_logic;
y: out std_logic);
end entity;

entity and2 is
port(in1,in2: in std_logic;
out1:out std_logic);
end entity;

architecture dataflow of and2 is
signal n: std_logic;
begin
n<= in1 and in2;
end dataflow;

entity and3 is
port( in1,in2,in2: in std_logic;
out1 : out std_logic);
end entity;

architecture dataflow of and3 is

e così via anche per gli or.....
poi faccio lo structural di tutto il circuito e il behavioral....

e giusto o sbaglio qualcosa??
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:03   #10
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
library ieee;
use ieee.std_logic_1164.all;

entity circ is
port (a,b,c,d : in std_logic;
y: out std_logic);
end entity;

entity and2 is
port(in1,in2: in std_logic;
out1:out std_logic);
end entity;

architecture dataflow of and2 is
signal n: std_logic;
begin
n<= in1 and in2;
end dataflow;

entity and3 is
port( in1,in2,in2: in std_logic;
out1 : out std_logic);
end entity;

architecture dataflow of and3 is

e così via anche per gli or.....
poi faccio lo structural di tutto il circuito e il behavioral....

e giusto o sbaglio qualcosa??
nell'architettura dell'and2 non effettui l'assegnamento all'uscita, ma al segnale interno n di cui tralaltro non hai bisogno...
ma non avevi detto che non volevi usare le librerie ieee? in tal caso usa tipi primitivi del vhdl come i boolean

Ultima modifica di lor84 : 12-02-2009 alle 18:05.
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:12   #11
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
nell'architettura dell'and2 non effettui l'assegnamento all'uscita, ma al segnale interno n di cui tralaltro non hai bisogno...
ma non avevi detto che non volevi usare le librerie ieee? in tal caso usa tipi primitivi del vhdl come i boolean
all and3 va assegnato y all'and2 assegno n perchè non è l'uscita di tutto il circuito.
non usando la libreria ieee cosa dovrei fare??
potresti farmi un esempio please?
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:18   #12
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
all and3 va assegnato y all'and2 assegno n perchè non è l'uscita di tutto il circuito.
non usando la libreria ieee cosa dovrei fare??
potresti farmi un esempio please?
scusami l'and2 neanche c'è nel circuito dovevo fare or2 or3 e and3 e assegnare y all'and3.
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:20   #13
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
all and3 va assegnato y all'and2 assegno n perchè non è l'uscita di tutto il circuito.
non usando la libreria ieee cosa dovrei fare??
potresti farmi un esempio please?
aspetta...per uscita intendo out1, ovvero quella di and2 e non di circ...
per non usare la ieee, come ti ho già detto, basta usare tipi primitivi del vhdl (bit, boolean) anzichè std_logic
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:22   #14
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
scusami l'and2 neanche c'è nel circuito dovevo fare or2 or3 e and3 e assegnare y all'and3.
cmq se volessi fare l'and2 non avrebbe uscita dato che out1 rimarrebbe "flottante"
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:25   #15
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
aspetta...per uscita intendo out1, ovvero quella di and2 e non di circ...
per non usare la ieee, come ti ho già detto, basta usare tipi primitivi del vhdl (bit, boolean) anzichè std_logic
il problema è che non so come si fa...potresti farmi un piccolissimo esempio?
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:27   #16
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
il problema è che non so come si fa...potresti farmi un piccolissimo esempio?
forse non mi sono spiegato.....anzichè dichiarare le variabili come std_logic, le dichiari come boolean, ad esempio:

a: in boolean, ecc. ok?
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 18:57   #17
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
forse non mi sono spiegato.....anzichè dichiarare le variabili come std_logic, le dichiari come boolean, ad esempio:

a: in boolean, ecc. ok?
allora inizialmente non dichiaro nessuna libreria poi

entity circ is
port (a,b,c,d : in bit;
y: out bit);
end entity;

entity and3 is
port(in1,in2: in bit;
y:out bit);
end entity;

architecture dataflow of and3 is
begin
y<= in1 and in2;
end dataflow;

entity or3 is
port( in1,in2,in2: in bit;
out1 : out bit);
end entity;

architecture dataflow of or3 is
begin
out1<= in1 or in2 or in3;
end dataflow;

entity or2 is
port( in1,in2: in bit;
out1: out bit);
end entity;

architecture dataflow of or2 is
begin
out1<= in1 or in2;
end dataflow;

architecture structural of circ is
poi richiamo di nuovo tutti i componenti (o no?) e poi faccio i signal
signal n: bit_vector ( o to 2)

poi il port map.
giusto?

Ultima modifica di Spider550 : 12-02-2009 alle 19:01.
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 19:04   #18
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
allora inizialmente non dichiaro nessuna libreria poi

entity circ is
port (a,b,c,d : in bit;
y: out bit);
end entity;

entity and3 is
port(in1,in2: in bit;
y:out bit);
end entity;

architecture dataflow of and3 is
begin
y<= in1 and in2;
end dataflow;

entity or3 is
port( in1,in2,in2: in bit;
out1 : out bit);
end entity;

architecture dataflow of or3 is
begin
out1<= in1 or in2 or in3;
end dataflow;

entity or2 is
port( in1,in2: in bit;
out1: out bit);
end entity;

architecture dataflow of or2 is
begin
out1<= in1 or in2 or in3;
end dataflow;

architecture structural of circ is
poi richiamo di nuovo tutti i componenti (o no?) e poi faccio i signal
signal n: bit_vector ( o to 2)

poi il port map.
giusto?
si hai capito...attento però nelle architetture dei component che hai fatto un pò di confusione tra quelli a 2 e a 3 ingressi...per il resto è ok
lor84 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 19:08   #19
Spider550
Senior Member
 
Iscritto dal: Feb 2008
Città: palermo
Messaggi: 641
Quote:
Originariamente inviato da lor84 Guarda i messaggi
si hai capito...attento però nelle architetture dei component che hai fatto un pò di confusione tra quelli a 2 e a 3 ingressi...per il resto è ok
ok perfetto...ultime 2 domande e poi ti lascio in pace ....senza l'utilizzo di librerie i component vanno richiamati lo stesso nello structural?

per quanto riguarda il behavioral come procedo?
Spider550 è offline   Rispondi citando il messaggio o parte di esso
Old 12-02-2009, 19:11   #20
lor84
Member
 
L'Avatar di lor84
 
Iscritto dal: Mar 2008
Città: Civitanova Marche
Messaggi: 32
Quote:
Originariamente inviato da Spider550 Guarda i messaggi
ok perfetto...ultime 2 domande e poi ti lascio in pace ....senza l'utilizzo di librerie i component vanno richiamati lo stesso nello structural?

per quanto riguarda il behavioral come procedo?
i component vanno richiamati nell'architettura structural a prescindere dalle librerie...

per il behavioural scrivi semplicemente l'operazione che vuoi che il circuito implementi tramite gli operatori base del vhdl (and e or, validi per i bit)
lor84 è offline   Rispondi citando il messaggio o parte di esso
 Rispondi


NZXT H9 Flow RGB+, Kraken Elite 420 e F140X: abbiamo provato il tris d'assi di NZXT NZXT H9 Flow RGB+, Kraken Elite 420 e F140X: abb...
ASUS ROG Swift OLED PG34WCDN recensione: il primo QD-OLED RGB da 360 Hz ASUS ROG Swift OLED PG34WCDN recensione: il prim...
Recensione Nothing Phone (4a) Pro: finalmente in alluminio, ma dal design sempre unico Recensione Nothing Phone (4a) Pro: finalmente in...
WoW: Midnight, Blizzard mette il primo, storico mattone per l'housing e molto altro WoW: Midnight, Blizzard mette il primo, storico ...
Ecovacs Goat O1200 LiDAR Pro: la prova del robot tagliaerba con tagliabordi integrato Ecovacs Goat O1200 LiDAR Pro: la prova del robot...
Anthropic ha un'AI che trova falle in Wi...
I 10 migliori sconti Amazon del weekend:...
Con un coupon scendono ancora: le super ...
Minimo storico per Samsung Galaxy S26 Ul...
Si è conclusa la missione lunare ...
EK Waterblock si arrende agli aumenti, i...
Geekbench si aggiorna: tutti i test con ...
Per la prima volta un computer quantisti...
Telecamere Reolink 4K su Amazon: Wi-Fi 6...
Anthropic vuole farsi i chip da sola? Co...
Il fondatore di Framework: il personal c...
JBL Live Flex 3 a 129€ su Amazon: ANC ad...
Come un uomo ha costruito un'azienda da ...
Multe fino a 400 euro anche se hai pagat...
Tapo lancia una valanga di offerte su Am...
Chromium
GPU-Z
OCCT
LibreOffice Portable
Opera One Portable
Opera One 106
CCleaner Portable
CCleaner Standard
Cpu-Z
Driver NVIDIA GeForce 546.65 WHQL
SmartFTP
Trillian
Google Chrome Portable
Google Chrome 120
VirtualBox
Tutti gli articoli Tutte le news Tutti i download

Strumenti

Regole
Non Puoi aprire nuove discussioni
Non Puoi rispondere ai messaggi
Non Puoi allegare file
Non Puoi modificare i tuoi messaggi

Il codice vB è On
Le Faccine sono On
Il codice [IMG] è On
Il codice HTML è Off
Vai al Forum


Tutti gli orari sono GMT +1. Ora sono le: 17:54.


Powered by vBulletin® Version 3.6.4
Copyright ©2000 - 2026, Jelsoft Enterprises Ltd.
Served by www3v