Redazione di Hardware Upg
09-08-2023, 14:11
Link alla notizia: https://www.hwupgrade.it/news/storage/sk-hynix-mostra-la-memoria-4d-nand-a-321-layer-produzione-in-volumi-nel-2025_119110.html
Mutuando un comportamento dell'industria dell'entertainment, SK hynix ha anticipato - come in un teaser - di aver creato una memoria NAND TLC con 321 layer. La società non ha spiegato come ci è riuscita, spiegando che l'arrivo sul mercato è ancora di là da venire.
Click sul link per visualizzare la notizia.
supertigrotto
09-08-2023, 16:19
Spero con abbassamento dei prezzi per gb
Da qui, alla prima metà del 2025, sai quante cose capiteranno ?
Annuncio inutile...
roccia1234
10-08-2023, 16:59
Urca, ma da dove caspita sono saltati fuori tutti questi layer?? Vabbè che non seguo molto assiduamente, ma ero rimasto a 3 o al massimo 4 layer... Ora se ne escono con 321?????? :eek:
Per chi ci mastica... Potrebbe essere finalmente arrivato il sorpasso sugli hdd meccanici anche riguardo la capacità e il rapporto €/TB?
TheDarkAngel
10-08-2023, 17:05
Urca, ma da dove caspita sono saltati fuori tutti questi layer?? Vabbè che non seguo molto assiduamente, ma ero rimasto a 3 o al massimo 4 layer... Ora se ne escono con 321?????? :eek:
Per chi ci mastica... Potrebbe essere finalmente arrivato il sorpasso sugli hdd meccanici anche riguardo la capacità e il rapporto €/TB?
Secondo me hai fatto confusione tra i bit per cella ed i layer.
I primi restano in genere sono sempre 1/2/3/4 ed i secondi invece sono da anni molto oltre il 100
roccia1234
10-08-2023, 18:32
Secondo me hai fatto confusione tra i bit per cella ed i layer.
I primi restano in genere sono sempre 1/2/3/4 ed i secondi invece sono da anni molto oltre il 100
Può essere, come detto non seguo molto... Approfondirò la questione, grazie!
Annata23
20-03-2025, 08:48
L'architettura CMOS-under-array, <a href="https://lovepawsona.io">Love Pawsona</a> dove la logica della NAND è posizionata sotto le celle di memoria, continua ad essere utilizzata, contribuendo all'efficienza complessiva del design.
Annata23
20-03-2025, 08:48
L'architettura CMOS-under-array, https://lovepawsona.io dove la logica della NAND è posizionata sotto le celle di memoria, continua ad essere utilizzata, contribuendo all'efficienza complessiva del design.
vBulletin® v3.6.4, Copyright ©2000-2025, Jelsoft Enterprises Ltd.