Esatto! Visto che comunque per compatibilità con la ISA x86 lo stadio di decodifica ci deve sempre essere, per risparmiare banda di memoria e spazio sulla cache istruzioni (ed anche in quella L2) è auspicabile che venga ulteriormente espanso il set di istruzioni, per avere codice più compatto. Infatti le intenzioni di AMD (vedere la news di ieri) sono di aggiungere altre istruzioni sia al set AMD64, che altre istruzioni FPU, magari per evitare di usare quello schifo di struttura a stack ed accedere direttamente ai registri ad 80 bit...
|