Quote:
Originariamente inviato da amon.akira
|
Bravo, su questo parametro Intel ha bisogno di lavorarci.
Con Alder lake ha modificato completamente il decode, dove ha speso un botto di transistor, che è circa il 50% più complesso per microoperazioni e la relativa cache.
Ha speso molto anche sulla l2 ed l3, ma paga troppo in latenze.
La l3 l'ha raddoppiata, raddoppiando pure i cicli (nel tuo caso meno, perchè è 10mb in meno rispetto ai top). Di buono ha raddoppiato i ratio in lettura e scrittura.
La l2 l'ha aumentata notevolmente, ma non l'ha condivisa completamente, ed in lettura e scrittura va la metà.
Probabilmente lavorerà proprio qua.
La microarchitettura è buona, basta lavorarci un pò su.
La stessa AMD ha fatto tanti errori con le cache. Con i 3000 ha dato una svolta sulla l1, con i 5000 sulla l3.