Quote:
Originariamente inviato da Nero8
[b]Qualcuno può spiegarmi che cosa provoca un CAS latency 2 piuttosto che un 3 in un chip di memoria. Sò che al diminuire di questo diminuiscono i cicli di clock tra una trasferimento dati ed un altro, ma non sò quali tecniche costruttive adottano per avere o l'uno o l'altro. Sono curioso!!!
|
(MOLTO) Grossolanamente, e' il tempo impiegato fra la richiesta di lettura/scrittura della CPU e la disponibilità all'invio/immagazzinamento dei dati da parte della "cella" di memoria.
E' chiaro che, come dici tu, diminuendo questo tempo si accede più velocemente alla ram, e quindi si possono anche trasferire più dati nell'arco di un determinato periodo di tempo.
Purtroppo non sempre è possibile conciliare la riduzione di questo tempo "d'attesa" e i costi di produzione. Ecco perché ci sono memoria con CAS 2, 2,5 e 3. Le prime più veloci e costose e le ultime più economiche ma più lente. In genere.