Quote:
Originariamente inviato da dagon1978
a proposito di cache, qualcuno aveva già dato un'occhiata a questo articolo?
non mi pare sia stato già postato, se fosse così me ne scuso
l'analisi mi sembra molto approfondita, se bjt2 o altri vogliono dargli un occhio... io onestamente non ci capito molto di quanto scritto, però riporto le conslusioni:
...
What concerns L3 Cache in its integrated memory controller shared for all processor cores, this cache level is not an apparent advantage of new processors. According to our single-core access tests, bandwidth of this cache level is not much higher than bandwidth of system memory in the same conditions (8.9 GB/s versus 6.4 GB/s), which has to do with high bandwidth of dual-channel DDR2 memory. L3 Cache has better latencies, but only for random memory access (in other cases latencies of all levels are effectively "camouflaged" by hardware prefetch). So its advantages can be more noticeable in applications that randomly access data stored in different areas of memory (for example, databases).
|
Molto, molto interessante... no, non era stata evidenziata questa analisi, hai fatto benissimo!
Insomma, un giudizio sostanzialmente positivo sulla nuova architettura (una specie di super K8!), con interessanti considerazioni sulla scarsa utilità della L3, che ho evidenziato in grassetto.