View Full Version : AMD, IBM e Toshiba sviluppano la più piccola cella di memoria
Redazione di Hardware Upg
19-12-2008, 11:43
Link alla notizia: http://www.hwupgrade.it/news/memorie/amd-ibm-e-toshiba-sviluppano-la-piu-piccola-cella-di-memoria_27537.html
Le tre realtà insieme per lo sviluppo di una tecnologia importante per la produzione di chip con processo a 22 nanometri
Click sul link per visualizzare la notizia.
22?
quando solo mi metto ad immaginare quanto piccolo sia già un processo 90 o un 45 mi vengono i brividi...figuriamoci qua...
ma quale è la soglia di misura sotto quale non si può scendere con queste architetture attuali perchè si sconfinerebbe con le architetture atomiche?
in pratica hanno usato lo stesso principio degli HDD (perpendicular recording)?
certo che fare un gate perpendicolale....
...dicevano che per fare un gate ci vogliono almeno 100 atomi, quindi il limite e' nell'ordine dei 11nm, per il silicio, ma i problemi derivano dall'isolamento delle correnti.
+Benito+
19-12-2008, 13:35
Non credo che il perpendicular recording c'entri qualcosa con questa tecnica.
Human_Sorrow
19-12-2008, 14:13
clap clap clap
molto bravi, è sempre importante dedicarsi allo sviluppo mediante la ricerca e non semplicemente sfruttare fino al midollo le pappe pronte che fanno gli altri :D
2012comin
19-12-2008, 15:37
22?
quando solo mi metto ad immaginare quanto piccolo sia già un processo 90 o un 45 mi vengono i brividi...figuriamoci qua...
ma quale è la soglia di misura sotto quale non si può scendere con queste architetture attuali perchè si sconfinerebbe con le architetture atomiche?
http://en.wikipedia.org/wiki/11_nanometer
cercando su google ho trovato anche questo articolo
http://www.crn.com/hardware/208801780
se non ho capito male, tra le varie cose, dicono che la legge di Moore sarà rispettata tranquillamente per ancora 10 anni... e poi non si sa :)
ma nel senso di una evoluzione più rapida o un di un rallentamento?
nel caso di una evoluzione più rapida sarebbe interessante questo:
http://it.wikipedia.org/wiki/Singolarità_tecnologica
no Benito, citavo il principio base: se non c'entrano orizzontali li metto verticali....
logico che di magnetizzazione, almeno per ora, ancora non se ne parla, e credo che mai se ne parlera' su chip in silicio..
il limite dei 10um dovrebbe valere solo per la tecnologia MOS comunque... quando sarà necessario ci inventeremo qualcos'altro per realizzare i dispositivi elettronici! :D
al di sotto di questi limiti si entra a parlare di fisica quantistica e quindi di computer quantici .
superbau
20-12-2008, 02:40
e sempre un piacere leggere queste news, specie i commenti che sto giro sono pure interessanti.
songohan
21-12-2008, 18:37
al di sotto di questi limiti si entra a parlare di fisica quantistica e quindi di computer quantici .
La fisica quantistica già entra in gioco con i transistor attuali. Per computer quantistico si intende un computer la cui logica sfrutta alcuni principi della meccanica quantistica per effettuare i calcoli, come ad.es. la sovrapposizione di stati.
gnàpossofà
22-12-2008, 11:40
Tradotto in benefici che cosa comporta tutto ciò?
squalomik
22-12-2008, 13:20
Quoto songohan, basti pensare che l'effetto tunnel che si usa nei comuni transistor è un fenomeno quantistico. Cmq ancora non riesco a capire come sono posti source gate e drain.
vBulletin® v3.6.4, Copyright ©2000-2025, Jelsoft Enterprises Ltd.