Quote:
Originariamente inviato da Foglia Morta
http://www.isscc.org/isscc/2010/ISSC...nceProgram.pdf
5.6 An x86-64 Core Implemented in 32nm SOI CMOS
4:15 PM
R. Jotwani1, S. Sundaram1, S. Kosonocky2, A. Schaefer1, V. Andrade1, G. Constant1, A. Novak1,
S. Naffziger2
1AMD, Austin, TX 2AMD, Fort Collins, CO
The 32nm implementation of an AMD x86-64 core occupying 9.69mm2 and containing more than 35
million transistors (excluding L2 cache), operates at frequencies >3GHz. The core incorporates
numerous design and power improvements to enable an operating range of 2.5 to 25W and a zero-power
gated state that make the core well-suited to a broad range of mobile and desktop products
|

Grazie della segnalazione.

Preso da un documento della conferenza "
International Solid State Circuits Conference", in una breve nota viene descritte alcune caratteristiche del core
AMD X86-64, implementato alla tecnologia produttiva a 32nm.
Il core dovrebbe avere una dimensione di
9.62mm2 e più di
35 milioni di transistor non contando la cache L2.
La frequenza operativa dovrebbe essere
superiore ai 3.00Ghz, con un consumo in watt che varia dai
2.5 ai 25W; inoltre nel mercato per desktop e mobile verrà introdotta un
"gates state" pari a 0W (questa opzione dello spegnimento in tempo reale dei core gira già da quando AMD annunciò lo sviluppo di Bulldozer nel 2008).
La descrizione riguarderebbe
un singolo core Bulldozer e non l'intera CPU...
La conferenza si terrà dal 7 al 11 febbraio; può darsi che in tal data ci siano nuove informazioni sulla nuova architettura AMD.